《現代VLSI設計:基于IP核的設計(第4版)》全面介紹了現代VLSI芯片先進設計技術和方法,并重點討論基于IP核的SOC設計方法!冬F代VLSI設計:基于IP核的設計(第4版)》中反映出了SOC芯片設計的新進展及新技術!冬F代VLSI設計:基于IP核的設計(第4版)》共分8章,內容包括數字系統與VLSI、制備與器件、邏輯門電路、組合邏輯、時序邏輯、子系統設計、平面布圖、體系結構設計。每章結尾附有難度不同的習題,附錄給出了詳細的詞匯表和專用名詞解釋,并介紹了硬件描述語言。
第1章 數字系統與VLSI
1.1 為什么要設計集成電路
1.2 集成電路制造
1.3 CMOS工藝
1.4 集成電路設計
1.5 基于IP核的芯片設計
1.6 展望未來
1.7 小結
1.8 參考文獻
1.9 習題
第2章 制備和器件
2.1 引言
2.2 制備工藝
2.3 晶體管
2.4 連線和過孔
2.5 制備理論和實踐
2.6 可靠性
2.7 版圖設計和工具
2.8 參考文獻
2.9 習題
第3章 邏輯門
3.1 引言
3.2 組合邏輯函數
3.3 靜態互補門
3.4 邏輯開關
3.5 可選的門電路
3.6 低功耗門
3.7 電阻連線的延時
3.8 電感連線的延時
3.9 制造性設計
3.10 IP門
3.11 參考文獻
3.12 習題
第4章 組合邏輯電路
4.1 引言
4.2 基于標準單元的布局
4.3 組合電路延時
4.4 邏輯和互連線設計
4.5 功率優化
4.6 開關邏輯電路
4.7 組合邏輯測試
4.8 參考文獻
4.9 習題
第5章 時序電路
5.1 引言
5.2 鎖存器和觸發器
5.3 時序電路和時鐘規則
5.4 性能分析
5.5 時鐘生成
5.6 時序電路設計
5.7 功耗優化
5.8 設計驗證
5.9 時序測試
5.10 參考文獻
5.11 習題
第6章 子系統設計
6.1 引言
6.2 組合移位器
6.3 加法器
6.4 算術邏輯單元
6.5 乘法器
6.6 高密度存儲器
6.7 圖像傳感器
6.8 現場可編程門陣列
6.9 可編程邏輯陣列
6.10 總線和片上網絡
6.11 數據路徑
6.12 IP子系統
6.13 參考文獻
6.14 習題
第7章 平面布圖
7.1 引言
7.2 平面布圖方法
7.3 全局互連
7.4 平面布圖設計
7.5 片外連接
7.6 參考文獻
7.7 習題
第8章 體系結構設計
8.1 引言
8.2 硬件描述語言
8.3 RTL級設計
8.4 流水線技術
8.5 高層綜合
8.6 低功耗體系結構
8.7 GALS系統
8.8 體系結構測試
8.9 IP模塊
8.10 設計方法學
8.11 MPSoC設計
8.12 參考文獻
8.13 習題
附錄A 芯片設計師詞典
附錄B 硬件描述語言
參考文獻
中英文術語對照表